LatticeXP FPGA現場可編程門陣列LFXP15C5FN484C
發布時間:2024-04-25 10:11:52 瀏覽:2872
LatticeXP FPGA現場可編程門陣列是一種集成電路,結合了邏輯門、嵌入式內存和高性能I/O接口,采用非易失性和無限可配置的單一架構,以支持成本效益高的系統設計。它利用可重編程的非易失技術ispXPTM技術,提供靈活的I/O緩沖器、可編程的系統邏輯緩沖器,即時開啟功能,設計安全性高,并具有良好的性能。此外,LatticeXP還支持專用的DDR內存、TransFRTM重配置功能,高達DDR333接口等特性,提供多種密度和封裝選項,以及針對不同需求的器件供電電壓選項。整體來看,LatticeXP系列器件在系統設計中具有廣泛的應用潛力,并提供了豐富的功能和性能優勢,可滿足復雜系統設計的需求。
| Device | LFXP3 | LFXP6 | LFXP10 | LFXP15 | LFXP20 |
| PFU/PFF Rows | 16 | 24 | 32 | 40 | 44 |
| PF/PEF Columns | 24 | 30 | 38 | 48 | 56 |
| PFU/PFF(Total) | 384 | 720 | 1216 | 1932 | 2464 |
| LUTs (K | 3 | 6 | 10 | 15 | 20 |
| Distributed RAM (KBits) | 12 | 23 | 39 | 61 | 79 |
| EBR SRAM (KBits | 54 | 72 | 216 | 324 | 396 |
| EBR SRAM Blocks | 6 | 8 | 24 | 36 | 44 |
| Vec.Voltage | 1.2/1.8/2.5/3.3V | 1.2/1.8/2.5/3.3V | 1.2/1.8/2.5/3.3V | 1.2/1.8/2.5/3.3V | 1.2/1.8/2.5/3.3V |
| PLLs | 2 | 2 | 4 | 4 | 4 |
| Max.I/O | 136 | 188 | 244 | 300 | 340 |
| Packages and I/O Combinations: | |||||
| 100-pin TQFP (14x14 mm) | 62 | ||||
| 144-pin TQFP (20x20 mm | 100 | 100 | |||
| 208-pin PQFP (28x28 mm) | 136 | 142 | |||
| 256-ball fpBGA (17x17 mm) | 188 | 188 | 188 | 188 | |
| 388-ball fpBGA (23 x23 mm) | 244 | 268 | 268 | ||
| 484-ball fpBGA (23x23 mm) | 300 | 340 | |||
相關推薦:
推薦資訊
IR HiRel?的AC-DC LED驅動IC為LED照明應用提供卓越的電源質量和高效率,支持低至1%的調光水平。先進功能的高度集成,最大限度地節省了外部元件,降低了系統成本。各種各樣的特性和功能允許客戶的應用程序和內部拓撲選擇最佳的附件 Icl5102(IR HiRel高度集成PFC(功率因數校正)+HB(半橋)組合控制器)將PFC和HB集成在一個控制器中,通過協調兩個運行階段,可以減少外部元件,優化性能。
?DEI? ARINC 429是航空運輸行業領域在航空電子控制系統之間傳輸數據數字數據的標準。該標準定義電氣設備接口、標簽和地址劃分及其字格式敘述。
在線留言